ASIC HardCopy IV

(0.9В)

Altera HardCopy

HC4GX15

HC4GX25

HC4GX35

HC4E25

HC4E35

Ресурси Можлива до використання кількість вентилів ASIC 9,4М 11,5М 11,5М 9,4М 14,6М
Кількість логічних елементів, тисяч 354 532 532 354 813
Кількість блоків вбудованої пам'яті М9К 660 936 1280 864 1320
Кількість блоків вбудованої пам'яті М144К 24 36 64 32 48
Память MLAB реалізована в HCell
Кількість вбудованої пам'яті, кб 9396 13608 20736 12384 18792
Кількість множників 18х18 1 1288 1288 1288 1288 1040
Архітектурні особливості Кількість  PLL 3 6 8 4 12
Захист проекта від копіювання є
Підтримка прототипів серії Stratix EP4SGX70
EP4SGX110
EP4SGX180
EP4SGX230
EP4SGX290
EP4SGX360
EP4SGX110
EP4SGX180
EP4SGX230
EP4SGX290
EP4SGX360
EP4SGX530
EP4SGX180
EP4SGX230
EP4SGX290
EP4SGX360
EP4SGX530
EP4SE230
EP4SE360
EP4SE360
EP4SE530
EP4SE820
Особливості ліній вводу-виводу Підтримувані рівні напріги вводу-виводу 1.2, 1.5, 1.8, 2.5, 3.3 2
Підтримувані стандарти вводу-виводу LVTTL, LVCMOS, PCI, PCI-X, LVDS, mini-LVDS, RSDS, LVPECL, Differential SSTL-15, Differential SSTL-18, Differential SSTL-2,Differential HSTL-12, Differential HSTL-15, Differential HSTL-18, SSTL-15 (I та II), SSTL-18 (I та II), SSTL-2 (I та II), 1.2-V HSTL (I та II), 1.5-V HSTL (I та II), 1.8-V HSTL (I та II)
Кількість емульованих каналів LVDS, 1100 Мбит/с 184 236 280 120 216
Кількість каналів LVDS (1250 Мбіт/с, прийом/передача) 28/28 44/44 88/88 56/56 88/88
Вбудовані термінуючі резистори послідовні й диференційні
Вбудовані ланцюги динамічного вирівнювання фаз (DPA) є
Кількість трансиверів (6,5 Гбіт/с / 6,5 Гбіт/с, тільки PMA) 8/0 196/8 24/12 - -
Кількість апаратних контролерів PCIe 1 2 2 - -
Підтримувані інтерфейси зовнішйьої пам'яті DDR3, DDR2, DDR, QDR II, RLDRAM 2, SDR

1Реалізовано в HCell

2Сумісність с 3,3В потребує живлення 3В