Корпорація Altera пропонує нову серію пристроїв Cyclone для бюджетних рішень, які працюють з великиим об'ємами даних. Це єдині в галузі FPGA, розроблені в бюджетному форматі. Коженчлен сімейства безпосередньо розроблений із врахуванням малих затрат і представляє рішення, яке нічим не поступається  ASIC и ASSP. Ця серія FPGA – включаючи виконане по 65-нм технології сімейство Cyclone III, а також 90-нм процесу Cyclone II і 130-нм Cyclone – поєднує в собі набір характеристик, які взиначені користувачем, високу продуктивність, великий об'єм логічних комірок і мале енергоспоживання.

Основні характеристики Cyclone FPGA:

  • Сама низька вартість  FPGA в галузі
  • Потужний сигнальний процесор (DSP)
  • Вбудована обробка даних з мінімальною затратою ресурсів
  • Підтримка безкоштовних програмним забезпеченням Quartus II Web Edition
  • Підтримка безкоштовних програмним забезпеченням ModelSim® Altera Web Edition

Архітектура сімейства Cyclone III:

Архитектура Altera Cyclone III

Altera Cyclone FPGA: Cyclone IIIНедорогие FPGA Cyclone III, выполненные по 65-нм технологическому процессу

Altera розробила нові FPGA сімейства Cyclone III для інтеграції в портативні пристрої, для яких критична невысока собівартість, низьке енергоспоживання, але в той-же час приходиться працювати з великими об'ємами данни. Нові FPGA випускаються на заводах виробничого партнера компанії, тайванскої фірми TSMC, за енергозберігаючою технологією (LP, low power). Cyclone III предоставляють користувачам гнучкість і оптимізовні під застосунки характеристики, що, в свою чергу, дозволяеє досягнути найвищого рівня можливостей самої розробки і продуктивності і втой-же час відповідають самим вимогливим бюджетним обмеженням на противагу вимогам до продуктивності. Більш того, повністю скорочені одноразові витрати на проектування, які неминуче виникають з ASIC. Насичені логічними елементами, памяттю і цифровим сигнальним процесиором архітектура дозволисть вам розширити системну інтеграцию застосунків. Можливості пристроїв Cyclone III безмежні: від обробки відео та зображень до бездротових застосунків і візуального відтворення

Огляд характеристик пристроїв сімейства Cyclone III:

Оптимізована по ціні архітектура Логічна ємність від 5136 до 119088 ЛК – що на 70% більше, ніж в сімействі FPGA Cyclone II
Архітектура з економічним енергоспоживанням Іновационі енергозберігаючі методики і 65-нм технологія від корпорації Altera знижують енергоспоживання як у сплячому, так і в робочому режимі. Програмне забезпечення Quartus II допомагає потимізувати мінімальне енергоспоживання. В порівнянні з FPGA Cyclone II, пристрої Cyclone III споживають до 50 відсотків менше енергії.
Вбудована пам'ять До 4 мбіт вбудованої пам'яті для застосунків, які вимагають більших обсягів пам'яті, таких, наприклад, як відео пам'ять (буфер зображення)
Вбудовані множники До 288 мнодників 18 біт * 18 біт при частоті до 260 МГц для застосунків з паралельною обробкою з широкою смугою пропускання.
Інтерфейси звонішньої пам'яті Підтримка високошвидкісних інтерфейсів звонішньої пам'яті, включаючи DDR, DDR2, SDR SDRAM і QDR II SRAM до 400 мегабіт в секунду (Мб/с). Автопідстроювання інтерфейсу звонішньої пам'яті полегщує синхронізацію і усуває PVT – необхідність підстроювання технології обробки, напруги і температури
Надійне керування синхронізацією До 4-х ФАПЧ на кожен пристрій з 5 портами виводів на фазу забезпечують до 20 ланцюгів тактування
Підсистема вводу-виводу Максимальна швидкість обміну даними: прийом даних по LVDS зі швидкістю до 875 Мб/с і передача за швидкістю до 840 Мб/с. Підтримувані стандарти вводу-виводу: LVDS, RSDS (Reduced Swing Differential Signaling) і PPDS (Point-To-Point Differential Signaling), без необхідності у зовнішніх резисторах
Паралельна конфігурація
Віддалене оновлення системи  обновление системы (дистанційна модифікація)
Поддержка бюджетных конфигурационных опций.
Дозволяє зберегти безліч конфігурацій на єдиному пристрої без необхідності системного оновлення. Функція автоматичного виправлення помилки дозволяє відновити заводський образ у випадку помилки
Автоматичне визначення одиночних помилок (схема контролю одиночних помилок – SEU) Схема контроля одинарних помилок – SEU – включає 32-бітну технологію CRC – контроль з введенням надмірності
Підтримка режиму "гарячого включення" При підтримці режиму "гарячого включення" не потрібні спеціальні послідовності включення напруги живлення, а також забезпечено належне фнкционування, незалежне від живлення
IP-ядра MegaCore® Використання широкого портфоліо (більше ніж 200) інтелектуальних розробок (IP) корпорації Altera і її партнерів скоротить час проектування
Підтримка вбудованого процесора Nios® II Вбудовані процесори Nios II предоставляють гідну заміну недорогих мікропроцесорів з дискретними компонентами, що скорочує витрати і підвищує функциональність пристрою
Підтримка програмного забезпечення Програмне забезпечення Quartus II Web Edition версії 7.0, яке можна безкоштовно завантажити з веб-сайту корпорації Altera, підтримується всією лінейкою сімейства Cyclone III. В цій версиії вдосконалені: часовий аналізатор – TimeQuest, аналізатор споживаної вартості PowerPlay