Программируемая логика > Продукция Altera: каталог, Stratix II GX
FPGA Stratix II GX (1.2В) 1
![]() | EP2SGX30 | EP2SGX60 | EP2SGX90 | EP2SGX130 | |
Ресурсы | Количество адаптивных логических модулей | 13552 | 24176 | 36384 | 53016 |
Количество логических элементов, тысяч | 34 | 60 | 91 | 132,5 | |
Количество триггеров 2 | 27104 | 48352 | 72708 | 106032 | |
Количество блоков встроенной памяти М512 | 202 | 329 | 488 | 699 | |
Количество блоков встроенной памяти М4К | 144 | 255 | 408 | 609 | |
Количество блоков встроенной памяти М512К | 1 | 2 | 4 | 6 | |
Количество встроенной памяти, кб | 1338 | 2485 | 4415 | 6590 | |
Количество умножителей 18х18 | 64 | 144 | 192 | 252 | |
Архитектурные особенности | Количество глобальных цепей тактирования | 48 | |||
Количество местных цепей тактирования | 48 | ||||
Количество PLL | 4 | 8 | 8 | 8 | |
Защита проекта от копирования | есть | ||||
Размер конфигурационного файла (Мбит) | 10 | 17 | 28 | 40 | |
Поддержка миграции в HardCopy | нет | ||||
Прочее | Plug & Play Signal Integrity | ||||
Особенности линий ввода-вывода | Поддерживаемые уровни напряжения ввода-вывода | 1,5; 1,8; 2,5; 3,3 | |||
Поддерживаемые стандарты ввода-вывода | LVDS, LVPECL, HyperTransport™, Differential SSTL-18, Differential SSTL-2, Differential HSTL, SSTL-18 (I and II), SSTL-2 (I и II), 1.5-V HSTL (I и II), 1.8-V HSTL (I и II), PCI, PCI-X 1.0, LVTTL, LVCMOS | ||||
Количество эмулируемых каналов LVDS, 1100 Мбит/с | 31/29 | 42/42 | 59/59 | 73/71 | |
Встроенные терминирующие резисторы | последовательные и дифференциальные | ||||
Встроенные цепи динамического выравнивания фаз (DPA) | есть | ||||
Количество трансиверов (6,375Гбит/с) | 8 | 12 | 16 | 20 | |
Поддерживаемые интерфейсы внешней памяти | DDR2, DDR, QDR II, RLDRAM 2, SDR |
1Различные корпуса предлагают различные возможности
2 Базовое число. ALM может поддерживать три регистра в режиме LUTREG, что увеличивает общее число до 50%