Программируемая логика > Продукция Altera: каталог, HardCopy IV
ASIC HardCopy IV (0.9В)
![]() | HC4GX15 | HC4GX25 | HC4GX35 | HC4E25 | HC4E35 | |
Ресурсы | Возможное к употреблению количество вентилей ASIC | 9,4М | 11,5М | 11,5М | 9,4М | 14,6М |
Количество логических элементов, тысяч | 354 | 532 | 532 | 354 | 813 | |
Количество блоков встроенной памяти М9К | 660 | 936 | 1280 | 864 | 1320 | |
Количество блоков встроенной памяти М144К | 24 | 36 | 64 | 32 | 48 | |
Память MLAB | реализована в HCell | |||||
Количество встроенной памяти, кб | 9396 | 13608 | 20736 | 12384 | 18792 | |
Количество умножителей 18х18 1 | 1288 | 1288 | 1288 | 1288 | 1040 | |
Архитектурные особенности | Количество PLL | 3 | 6 | 8 | 4 | 12 |
Защита проекта от копирования | есть | |||||
Поддержка прототипов серии Stratix | EP4SGX70 EP4SGX110 EP4SGX180 EP4SGX230 EP4SGX290 EP4SGX360 | EP4SGX110 EP4SGX180 EP4SGX230 EP4SGX290 EP4SGX360 EP4SGX530 | EP4SGX180 EP4SGX230 EP4SGX290 EP4SGX360 EP4SGX530 | EP4SE230 EP4SE360 | EP4SE360 EP4SE530 EP4SE820 | |
Особенности линий ввода-вывода | Поддерживаемые уровни напряжения ввода-вывода | 1.2, 1.5, 1.8, 2.5, 3.3 2 | ||||
Поддерживаемые стандарты ввода-вывода | LVTTL, LVCMOS, PCI, PCI-X, LVDS, mini-LVDS, RSDS, LVPECL, Differential SSTL-15, Differential SSTL-18, Differential SSTL-2,Differential HSTL-12, Differential HSTL-15, Differential HSTL-18, SSTL-15 (I и II), SSTL-18 (I и II), SSTL-2 (I и II), 1.2-V HSTL (I и II), 1.5-V HSTL (I и II), 1.8-V HSTL (I и II) | |||||
Количество эмулируемых каналов LVDS, 1100 Мбит/с | 184 | 236 | 280 | 120 | 216 | |
Количество каналов LVDS (1250 Мбит/с, приём/передача) | 28/28 | 44/44 | 88/88 | 56/56 | 88/88 | |
Встроенные терминирующие резисторы | последовательные и дифференциальные | |||||
Встроенные цепи динамического выравнивания фаз (DPA) | есть | |||||
Количество трансиверов (6,5 Гбит/с / 6,5 Гбит/с, только PMA) | 8/0 | 196/8 | 24/12 | - | - | |
Количество аппаратных контроллеров PCIe | 1 | 2 | 2 | - | - | |
Поддерживаемые интерфейсы внешней памяти | DDR3, DDR2, DDR, QDR II, RLDRAM 2, SDR |
1Реализовано в HCell
2Совмесимость с 3,3В требует питания 3В